logo
좋은 가격 온라인으로

제품 세부 정보

Created with Pixso. Created with Pixso. 상품 Created with Pixso.
내장된 SDR
Created with Pixso. 40MHz 보편적 에스디알 플랫폼 고성능 SDR

40MHz 보편적 에스디알 플랫폼 고성능 SDR

브랜드 이름: Luowave
모델 번호: USRP-LW 2940
모크: 1개 부분
가격: USD
배달 시간: 현장 양도 물건 또는 30 일
지불 조건: 전신환
자세한 정보
원래 장소:
중국
Bandwidth:
40Mhz
포장 세부 사항:
논문 Box\Paper 통
공급 능력:
1개 부분
강조하다:

에스디알 2940

,

SDR USRP 2940

,

고성능 SDR USRP 2940

제품 설명

유니버설 소프트웨어 정의 라디오 플랫폼,USRP-LW 2940, 40MHz

 

USRP-LW 2940은 차세대 무선 통신 시스템을 설계하고 배포하기위한 고성능, 확장 가능한 소프트웨어 정의 라디오 (SDR) 플랫폼입니다.그것은 한 USRP-LW X310와 두 WBX-LW 40MHz RF 딸 보드로 구성됩니다.

40MHz 보편적 에스디알 플랫폼 고성능 SDR 0

USRP-LW 2940하드웨어 아키텍처는 50MHz에서 2.2GHz까지 최대 40M의 대역폭을 가진 두 개의 확장 대역폭 딸 보드 슬롯을 결합합니다.기가비트/10 기가비트 이더넷 포트), 또한 자원 풍부하고 사용자 프로그래밍 가능한 Kintex-7 FPGA.USRP-LW 2940오픈 소스 크로스 플랫폼 UHD 드라이버를 사용하며 많은 개발 프레임워크, 호환 가능한 참조 아키텍처 및 오픈 소스 프로젝트를 사용합니다.

 

디지털 프로세싱의 핵심으로USRP-LW 2940XC7K410T FPGA는 모든 주요 구성 요소 간의 고속 연결을 제공합니다. RF 프론트 엔드, 호스트 인터페이스 및 DDR3 메모리를 포함합니다.기본 FPGA는 디지털 다운 변환과 디지털 업 변환을 제어하는 모든 UHD를 제공합니다.사용자들은 자원이 풍부한 Kintex-7 FPGA의 여분의 공간을 활용할 수 있으며, USRP가 지원하는 RFNoC 개발 프레임워크를 이용할 수 있습니다.자체 DSP 처리 모듈을 개발하고 구현하기 위해.

USRP-LW 2940장비 키트에는 다음이 포함됩니다.USRP-LW 2940주 단위, 기가 비트 케이블, SFP+ 기가 비트 어댑터, 전원 어댑터, USB2.0 JTAG 케이블, SMA 커넥터 RF 케이블 4 루트

 

이더넷 포트 시리즈 및 X 시리즈의 FPGA의 성능 비교 표

  USRP-LW N210 USRP-LW X310
FPGA 스파르탄3XC3SD3400A 킨텍스 7-410T
논리 세포 53k 406k
기억력 2, 268 Kb 28,620 Kb
다목적 126 1540
시계 속도 100MHz 200MHz

Syreaming밴드와

채널별로 ((16비트)

25 MS/s 200 MS/s

 

 

USRP-LW 2940다양한 고속 인터페이스를 선택할 수 있습니다. 장치의 패널에서, 기가비트 이더넷 포트는 연결하는 가장 간단하고 일반적으로 사용되는 방법 중 하나입니다.확장된 대역폭과 낮은 지연 시간을 가진 애플리케이션, 예를 들어 PHY/MAC 연구, X310은 이러한 결정적인 작업을 위해 효율적인 버스 인터페이스 PCIe x4를 제공합니다. 응용 프로그램이 네트워크 기록 또는 멀티 노드 처리를 사용할 때,10 기가비트 포트가 가장 좋은 선택입니다..

 

USRP-LW 2940예를 들어, FPGA 설계에서, 메인보드 상의 1GB DDR3는 데이터 버퍼링 및 데이터 저장 장치로 사용될 수 있다.선택적인 내부 GPSDO는 50ns 미만의 동기화 지연으로 GPS 시스템과 동기화되면 고정도 주파수 참조를 제공합니다.. GPIO 인터페이스를 통해 증폭기 및 스위치와 같은 외부 구성 요소를 제어하고 이벤트 트리거와 같은 입력값을 지원하고 디버그 신호를 관찰 할 수 있습니다.USRP-LW 2940또한 개발자가 새로운 FPGA 이미지를 쉽게 로드하고 디버깅할 수 있는 내부 JTAG 어댑터를 포함합니다.

 

 

 

좋은 가격 온라인으로

제품 세부 정보

Created with Pixso. Created with Pixso. 상품 Created with Pixso.
내장된 SDR
Created with Pixso. 40MHz 보편적 에스디알 플랫폼 고성능 SDR

40MHz 보편적 에스디알 플랫폼 고성능 SDR

브랜드 이름: Luowave
모델 번호: USRP-LW 2940
모크: 1개 부분
가격: USD
포장에 대한 세부 사항: 논문 Box\Paper 통
지불 조건: 전신환
자세한 정보
원래 장소:
중국
브랜드 이름:
Luowave
모델 번호:
USRP-LW 2940
Bandwidth:
40Mhz
최소 주문 수량:
1개 부분
가격:
USD
포장 세부 사항:
논문 Box\Paper 통
배달 시간:
현장 양도 물건 또는 30 일
지불 조건:
전신환
공급 능력:
1개 부분
강조하다:

에스디알 2940

,

SDR USRP 2940

,

고성능 SDR USRP 2940

제품 설명

유니버설 소프트웨어 정의 라디오 플랫폼,USRP-LW 2940, 40MHz

 

USRP-LW 2940은 차세대 무선 통신 시스템을 설계하고 배포하기위한 고성능, 확장 가능한 소프트웨어 정의 라디오 (SDR) 플랫폼입니다.그것은 한 USRP-LW X310와 두 WBX-LW 40MHz RF 딸 보드로 구성됩니다.

40MHz 보편적 에스디알 플랫폼 고성능 SDR 0

USRP-LW 2940하드웨어 아키텍처는 50MHz에서 2.2GHz까지 최대 40M의 대역폭을 가진 두 개의 확장 대역폭 딸 보드 슬롯을 결합합니다.기가비트/10 기가비트 이더넷 포트), 또한 자원 풍부하고 사용자 프로그래밍 가능한 Kintex-7 FPGA.USRP-LW 2940오픈 소스 크로스 플랫폼 UHD 드라이버를 사용하며 많은 개발 프레임워크, 호환 가능한 참조 아키텍처 및 오픈 소스 프로젝트를 사용합니다.

 

디지털 프로세싱의 핵심으로USRP-LW 2940XC7K410T FPGA는 모든 주요 구성 요소 간의 고속 연결을 제공합니다. RF 프론트 엔드, 호스트 인터페이스 및 DDR3 메모리를 포함합니다.기본 FPGA는 디지털 다운 변환과 디지털 업 변환을 제어하는 모든 UHD를 제공합니다.사용자들은 자원이 풍부한 Kintex-7 FPGA의 여분의 공간을 활용할 수 있으며, USRP가 지원하는 RFNoC 개발 프레임워크를 이용할 수 있습니다.자체 DSP 처리 모듈을 개발하고 구현하기 위해.

USRP-LW 2940장비 키트에는 다음이 포함됩니다.USRP-LW 2940주 단위, 기가 비트 케이블, SFP+ 기가 비트 어댑터, 전원 어댑터, USB2.0 JTAG 케이블, SMA 커넥터 RF 케이블 4 루트

 

이더넷 포트 시리즈 및 X 시리즈의 FPGA의 성능 비교 표

  USRP-LW N210 USRP-LW X310
FPGA 스파르탄3XC3SD3400A 킨텍스 7-410T
논리 세포 53k 406k
기억력 2, 268 Kb 28,620 Kb
다목적 126 1540
시계 속도 100MHz 200MHz

Syreaming밴드와

채널별로 ((16비트)

25 MS/s 200 MS/s

 

 

USRP-LW 2940다양한 고속 인터페이스를 선택할 수 있습니다. 장치의 패널에서, 기가비트 이더넷 포트는 연결하는 가장 간단하고 일반적으로 사용되는 방법 중 하나입니다.확장된 대역폭과 낮은 지연 시간을 가진 애플리케이션, 예를 들어 PHY/MAC 연구, X310은 이러한 결정적인 작업을 위해 효율적인 버스 인터페이스 PCIe x4를 제공합니다. 응용 프로그램이 네트워크 기록 또는 멀티 노드 처리를 사용할 때,10 기가비트 포트가 가장 좋은 선택입니다..

 

USRP-LW 2940예를 들어, FPGA 설계에서, 메인보드 상의 1GB DDR3는 데이터 버퍼링 및 데이터 저장 장치로 사용될 수 있다.선택적인 내부 GPSDO는 50ns 미만의 동기화 지연으로 GPS 시스템과 동기화되면 고정도 주파수 참조를 제공합니다.. GPIO 인터페이스를 통해 증폭기 및 스위치와 같은 외부 구성 요소를 제어하고 이벤트 트리거와 같은 입력값을 지원하고 디버그 신호를 관찰 할 수 있습니다.USRP-LW 2940또한 개발자가 새로운 FPGA 이미지를 쉽게 로드하고 디버깅할 수 있는 내부 JTAG 어댑터를 포함합니다.

 

 

 

google-site-verification=LHKXdKSgb0410i8_02p4vlxN7qyVNzvXVzacK7zHFKo