제품 상세 정보:
|
하이 라이트: | 50MS/s 에스디알,USRP B210 고대역폭,50MS/S 에스디알 ETTUS |
---|
ETTUS USRP B210으로 적합한 에스디알, USRP-LW B210
제품 개관
USRP-LW N210은 고대역, 고다이나믹 범위 처리 능력을 제공합니다. USRP-LW N210은 급격한 발달의 이런 유형을 요구하는 부담스러운 통신 응용을 위해 의도됩니다. 제품 구조는 호스트 프로세서에 Xilinx® Spartan® 3A DSP 3400 FPGA, 100 MS / S 듀얼 ADC, 400 MS / S 듀얼 DAC과 기가비트 이더넷 연결성을 스트림 데이터에 포함시킵니다. 모듈 설계가 USRP N210이 DC에서부터 6 기가헤르츠까지 작동할 수 있게 허락하는 반면에, 확장 포트는 다수 USRP-LW N210 직렬 장치가 MIMO 구성에서 동기화되고 사용될 수 있게 허락합니다. USRP-LW N210은 호스트 애플리케이션에 최고 50까지 MS / S를 유출시킬 수 있습니다. 사용자들은 FPGA 구성에서, 또는 탑재하고 있는 32 비트 RISC 소프트코어에서 커스텀기능을 구현할 수 있습니다. FPGA는 또한 둘다 전송에서 최고 100까지 MS / S를 처리할 수 있는 가능성을 제공하고 방향을 받습니다. FPGA 펌웨어는 기가비트 이서넷 인터페이스를 통하여 재로딩될 수 있습니다.
USRP-LW N210은 더 큰 FPGA를 포함하는 USRP N200에 대한 개선된 버전입니다. 이것은 사용자들이 잠재를 처리하는 것의 잠재적 개선을 제공하는 동안 양쪽 방향으로 최대 처리 능력 최고 100까지 MS / S를 증가시키면서, 추가적 기능을 FPGA로 이동시킬 수 있게 허락합니다.
주요 특징 :
1. 최대 전송 속도 :50MS/s
2. 기가비트 이더넷 연결
3. 단지 한 단일 송수신기에 접속-기초인 MIMO 케이블이 USRP-LW N210마다 연결되어서 MIMO 구조는 2 또는 더 많은 USRP-LW N210s에 의해 건설되어야 합니다
4. 온보드 FPGA 처리
5.FPGA :자일링스 스파르타 사람 XC3SD3400A
6. 아d스 :14는 100 MS / S를 억제합니다
7. DACs : 16개 비트 - 400 MS / S
8. 외부 5 또는 10 마하즈 기준 클럭을 잠근 능력
9. 선택적 내부 GPS 서보 클록 - USRP-LW N210 GPSDO
계통도
상세한 성능 :
모듈 설계가 USRP-LW N210이 DC에서부터 6 기가헤르츠까지 작동할 수 있게 허락하는 반면에, 확장 포트는 다수 USRP-LW N210 직렬 장치가 MIMO 구성에서 동기화되고 사용될 수 있게 허락합니다. 선택적 GPSDO 모듈은 또한 세계적 GPS 표준의 0.01 ppm 이내에게 USRP-LW N210 기준 클럭을 훈련하는데 사용될 수 있습니다. USRP-LW N210은 호스트 애플리케이션에 최고 50까지 MS / S를 유출시킬 수 있습니다. 사용자들은 FPGA 구성에서, 또는 탑재하고 있는 32 비트 RISC 소프트코어에서 커스텀기능을 구현할 수 있습니다. USRP-LW N210은 추가적 논리, 메모리와 DSP 자원을 요구하는 응용을 위해 USRP-LW N200 보다 더 큰 FPGA를 제공합니다. FPGA는 또한 둘다 전송에서 최고 100까지 MS / S를 처리할 수 있는 가능성을 제공하고 방향을 받습니다. FPGA 펌웨어는 기가비트 이서넷 인터페이스를 통하여 재로딩될 수 있습니다.
기술적인 매개 변수 :
이 장비에서 포함되어 있습니다 :
1. USRP-LW N210
2. 2 SMA 칸막이 케이블
3. 1 기가비트 Ethernet 케이블
담당자: Mr. Chen
전화 번호: 18062514745