브랜드 이름: | Luowave |
모델 번호: | N310 |
모크: | 1개 부분 |
가격: | USD |
배달 시간: | 현장 양도 물건 또는 30 일 |
지불 조건: | 전신환 |
이더넷 포트 시리즈 USRP-LW N310
USRP-LW N310은 대규모 및 분산 무선 시스템에서의 배포에 대한 신뢰성 및 장애 내성을 제공하는 네트워크 소프트웨어 정의 라디오 (SDR) 이다.
USRP-LW N310은 현재 SDR 시장에서 가장 높은 채널 수 중 하나입니다.반 폭의 RU 패키지에 4개의 트랜시버 채널을 제공하는 RF 전면 끝에 있는 이중 AD9371 RFIC 트랜시버각 채널은 최대 100 MHz의 즉각적인 대역폭을 제공하며 10 MHz에서 6 GHz의 확장 된 주파수 범위를 커버합니다.베이스밴드 프로세서는 Xilinx Zynq-7100 SoC를 사용하여 실시간 및 낮은 지연 처리용으로 사용자가 프로그래밍 할 수있는 큰 FPGA를 제공합니다., 또한 독립적인 작업을 위한 듀얼 코어 ARM CPU를 지원합니다. 듀얼 SPF+ 포트를 통해 1 GbE, 10 GbE 및 Aurora 인터페이스를 지원합니다.호스트 PC 또는 FPGA 코프로세서용 고출력 IQ 스트림에 구현될 수 있습니다.유연한 동기화 아키텍처는 시계 참조, PPS 시간 참조, 외부 LO 입력 및 GPSDO를 지원하여 높은 채널 수 MIMO 시스템을 가능하게합니다.USRP-LW N310는 원격 작업을 수행 할 수있는 기능을 도입하여 라디오 네트워크의 제어 및 관리를 단순화합니다., 디버깅, 소프트웨어 업데이트, 재부팅, 공장 리셋, 자율 테스트, 호스트 PC/ARM 디버깅, 시스템 상태를 모니터링하는 등.
다음을 포함합니다.
주요 특징:
• 신뢰성 있고 고장 견딜 수 있는 배포 |
• AD9371 설정 가능한 시계 참조 주파수: 122.88MHz, 125MHz, 153.6MHz |
• 원격 관리 기능 | |
• 10MHz에서 6GHz까지의 주파수 커버리지 | • 16비트 ADC, 14비트 DAC |
• 채널당 최대 100M의 즉각적인 대역폭 | • 이중 SPF+ 포트 (기가 비트 이더넷, 10 기가 비트 이더넷, 오로라) |
• 지원 4 동시에 4 개의 영수증을 전송 | • 듀얼 코어 ARM Cortex-A9 CPU 800 MHz |
• 송신기 필터 뱅크 | • Xilinx Zynq-7100 SoC FPGA 내장 |
• 외부 RX LO, TX LO 입력 지원 | • 외부 시계 참조 및 PPS 시간 참조를 지원 |
• RFNoC FPGA 개발 틀 | • 독립적인 (임베디드) 또는 호스트 기반 (네트워크) 작업을 지원합니다. |
1 USB 호스트 포트 A 타입 | • UHD3.11.0 이상 후기 지원 |
• 내장된 사용자 지정 리눅스 | 1 마이크로 USB 포트 (시리얼 콘솔, JTAG) |
• GNU 라디오 지원 |
기본 대역 프로세서:
USRP-LW N310 베이스밴드 프로세서는 Xilinx의 zynq-7100 SOC를 사용합니다.이는 실시간 요구와 낮은 지연 처리뿐만 아니라 듀얼 코어 ARM CPU 독립 운영을 위해 프로그래밍 가능한 FPGA의 풍부한 세트를 제공합니다.. 사용자는 미리 설치된 리눅스 임베디드 운영 체제에서 응용 프로그램을 배포하거나 기가비트 이더넷 호스트, 10 기가비트 이더넷과 같은 고속 인터페이스를 사용할 수 있습니다.
동시:
USRP-LW N310는 외부 PPS, 시계 참조 시간 참조, 외부 LO 입력 및 gpsdo를 지원하는 유연한 참조 시계 설계 구조를 갖추고 있습니다.높은 채널 수 MIMO 시스템을 구현을 촉진.
USRP-LW N310 기술 데이터:
매개 변수 범주 |
수적 값 |
단위 |
매개 변수 범주 |
수적 값 |
단위 |
수용 |
발사 |
||||
채널 수 |
4 |
- |
채널 수 |
4 |
- |
독립적인 튜닝 |
2 |
- |
독립적인 튜닝 |
2 |
- |
L0 공유 쌍 |
2 |
- |
L0 공유 쌍 |
2 |
- |
이득 범위 |
-40 ~ 30 |
dB |
이득 범위는 10MHz에서 300MHz입니다. |
-30 ~ 25 |
dB |
|
|
|
|||
가이브 스텝 |
1 |
dB |
300MHz~6GHz |
-30 ~ 20 |
dB |
최대 입력 전력 |
-15 |
dBm |
가이브 스텝 |
1 |
dB |
필터 뱅크 |
10 ~ 430 |
MHz |
필터 뱅크 |
10 ~ 300 |
MHz |
430 ~ 600 |
300 ~ 723.17 |
||||
600 ~ 1050 |
723.17 ~ 1623.17 |
||||
1050 ~ 1600 |
1623.17 ~ 332317 |
||||
1600 ~ 2100 |
3323.17 ~ 6000 |
||||
2100 ~ 2700 |
|
||||
2700 ~ 6000 |
|
||||
외부 로컬 오시레이터 주파수 범위 입력될 수 있습니다 |
0.6 ~ 8 |
GHz |
외부 로컬 오시레이터 주파수 범위 입력될 수 있습니다 |
0.6 ~ 8 |
GHz |
TX/RX 전환 시간 |
140 |
μs |
TX/RX 전환 시간 |
140 |
μs |
변환 및 시계 성능 |
전력 |
||||
표본 비율 |
122.88,125,153.6 |
국가/국가 |
DC 입력 전압 |
12,7 |
V,A |
ADC 해상도 |
16 |
비트 |
전력 소비 |
50-80 |
W |
DAC 해상도 |
14 |
비트 |
물리적 성질 |
||
최소 주파수 단계 122.88MS/s |
7.32 |
Hz |
크기 |
425×220×45 |
mm |
125MS/s |
7.45 |
Hz |
|||
153.6MS/s |
9.15 |
Hz |
|||
GPSDO 주파수 안정성 잠금되지 않았습니다. |
0.1 |
ppm |
무게 |
3.8 |
1kg |
GPSDO PPS UTC 정확성 |
<8 |
ns |
운영 환경 요구 사항 |
||
GPSDO 지연 안정성 |
<+/-50 |
μs |
안정적인 작동 범위 |
0 ~ 50 |
°C |
3 |
시간 |
||||
25 |
°C |
저장 온도 범위 |
-40 ~ 70 |
°C |
브랜드 이름: | Luowave |
모델 번호: | N310 |
모크: | 1개 부분 |
가격: | USD |
포장에 대한 세부 사항: | 논문 Box\Paper 통 |
지불 조건: | 전신환 |
이더넷 포트 시리즈 USRP-LW N310
USRP-LW N310은 대규모 및 분산 무선 시스템에서의 배포에 대한 신뢰성 및 장애 내성을 제공하는 네트워크 소프트웨어 정의 라디오 (SDR) 이다.
USRP-LW N310은 현재 SDR 시장에서 가장 높은 채널 수 중 하나입니다.반 폭의 RU 패키지에 4개의 트랜시버 채널을 제공하는 RF 전면 끝에 있는 이중 AD9371 RFIC 트랜시버각 채널은 최대 100 MHz의 즉각적인 대역폭을 제공하며 10 MHz에서 6 GHz의 확장 된 주파수 범위를 커버합니다.베이스밴드 프로세서는 Xilinx Zynq-7100 SoC를 사용하여 실시간 및 낮은 지연 처리용으로 사용자가 프로그래밍 할 수있는 큰 FPGA를 제공합니다., 또한 독립적인 작업을 위한 듀얼 코어 ARM CPU를 지원합니다. 듀얼 SPF+ 포트를 통해 1 GbE, 10 GbE 및 Aurora 인터페이스를 지원합니다.호스트 PC 또는 FPGA 코프로세서용 고출력 IQ 스트림에 구현될 수 있습니다.유연한 동기화 아키텍처는 시계 참조, PPS 시간 참조, 외부 LO 입력 및 GPSDO를 지원하여 높은 채널 수 MIMO 시스템을 가능하게합니다.USRP-LW N310는 원격 작업을 수행 할 수있는 기능을 도입하여 라디오 네트워크의 제어 및 관리를 단순화합니다., 디버깅, 소프트웨어 업데이트, 재부팅, 공장 리셋, 자율 테스트, 호스트 PC/ARM 디버깅, 시스템 상태를 모니터링하는 등.
다음을 포함합니다.
주요 특징:
• 신뢰성 있고 고장 견딜 수 있는 배포 |
• AD9371 설정 가능한 시계 참조 주파수: 122.88MHz, 125MHz, 153.6MHz |
• 원격 관리 기능 | |
• 10MHz에서 6GHz까지의 주파수 커버리지 | • 16비트 ADC, 14비트 DAC |
• 채널당 최대 100M의 즉각적인 대역폭 | • 이중 SPF+ 포트 (기가 비트 이더넷, 10 기가 비트 이더넷, 오로라) |
• 지원 4 동시에 4 개의 영수증을 전송 | • 듀얼 코어 ARM Cortex-A9 CPU 800 MHz |
• 송신기 필터 뱅크 | • Xilinx Zynq-7100 SoC FPGA 내장 |
• 외부 RX LO, TX LO 입력 지원 | • 외부 시계 참조 및 PPS 시간 참조를 지원 |
• RFNoC FPGA 개발 틀 | • 독립적인 (임베디드) 또는 호스트 기반 (네트워크) 작업을 지원합니다. |
1 USB 호스트 포트 A 타입 | • UHD3.11.0 이상 후기 지원 |
• 내장된 사용자 지정 리눅스 | 1 마이크로 USB 포트 (시리얼 콘솔, JTAG) |
• GNU 라디오 지원 |
기본 대역 프로세서:
USRP-LW N310 베이스밴드 프로세서는 Xilinx의 zynq-7100 SOC를 사용합니다.이는 실시간 요구와 낮은 지연 처리뿐만 아니라 듀얼 코어 ARM CPU 독립 운영을 위해 프로그래밍 가능한 FPGA의 풍부한 세트를 제공합니다.. 사용자는 미리 설치된 리눅스 임베디드 운영 체제에서 응용 프로그램을 배포하거나 기가비트 이더넷 호스트, 10 기가비트 이더넷과 같은 고속 인터페이스를 사용할 수 있습니다.
동시:
USRP-LW N310는 외부 PPS, 시계 참조 시간 참조, 외부 LO 입력 및 gpsdo를 지원하는 유연한 참조 시계 설계 구조를 갖추고 있습니다.높은 채널 수 MIMO 시스템을 구현을 촉진.
USRP-LW N310 기술 데이터:
매개 변수 범주 |
수적 값 |
단위 |
매개 변수 범주 |
수적 값 |
단위 |
수용 |
발사 |
||||
채널 수 |
4 |
- |
채널 수 |
4 |
- |
독립적인 튜닝 |
2 |
- |
독립적인 튜닝 |
2 |
- |
L0 공유 쌍 |
2 |
- |
L0 공유 쌍 |
2 |
- |
이득 범위 |
-40 ~ 30 |
dB |
이득 범위는 10MHz에서 300MHz입니다. |
-30 ~ 25 |
dB |
|
|
|
|||
가이브 스텝 |
1 |
dB |
300MHz~6GHz |
-30 ~ 20 |
dB |
최대 입력 전력 |
-15 |
dBm |
가이브 스텝 |
1 |
dB |
필터 뱅크 |
10 ~ 430 |
MHz |
필터 뱅크 |
10 ~ 300 |
MHz |
430 ~ 600 |
300 ~ 723.17 |
||||
600 ~ 1050 |
723.17 ~ 1623.17 |
||||
1050 ~ 1600 |
1623.17 ~ 332317 |
||||
1600 ~ 2100 |
3323.17 ~ 6000 |
||||
2100 ~ 2700 |
|
||||
2700 ~ 6000 |
|
||||
외부 로컬 오시레이터 주파수 범위 입력될 수 있습니다 |
0.6 ~ 8 |
GHz |
외부 로컬 오시레이터 주파수 범위 입력될 수 있습니다 |
0.6 ~ 8 |
GHz |
TX/RX 전환 시간 |
140 |
μs |
TX/RX 전환 시간 |
140 |
μs |
변환 및 시계 성능 |
전력 |
||||
표본 비율 |
122.88,125,153.6 |
국가/국가 |
DC 입력 전압 |
12,7 |
V,A |
ADC 해상도 |
16 |
비트 |
전력 소비 |
50-80 |
W |
DAC 해상도 |
14 |
비트 |
물리적 성질 |
||
최소 주파수 단계 122.88MS/s |
7.32 |
Hz |
크기 |
425×220×45 |
mm |
125MS/s |
7.45 |
Hz |
|||
153.6MS/s |
9.15 |
Hz |
|||
GPSDO 주파수 안정성 잠금되지 않았습니다. |
0.1 |
ppm |
무게 |
3.8 |
1kg |
GPSDO PPS UTC 정확성 |
<8 |
ns |
운영 환경 요구 사항 |
||
GPSDO 지연 안정성 |
<+/-50 |
μs |
안정적인 작동 범위 |
0 ~ 50 |
°C |
3 |
시간 |
||||
25 |
°C |
저장 온도 범위 |
-40 ~ 70 |
°C |